来源:内容由半导体行业观察(icbank)编译自「semiwiki」,作者:Don Draper ,谢谢。
IEDM 2019的主题是:“面向互联智能时代的创新设备”,MRAM是其中的主要贡献者。在全体会议之后,星期一下午举行了第二场会议:存储技术– STT-MRAM。本届会议有七篇重要的STT-MRAM论文描述了该技术的进展,现总结如下。其中两篇论文重点介绍了适用于末级高速缓存实现的高性能器件,这中间还包括可靠的2 ns写入错误率(WER)切换和IBM-三星MRAM联盟提供的具有WER 1e-11的单个器件。Intel获得了高达1e12个循环周期的耐用性,读取时间为4 ns,在110C下的保留时间为1秒。MRAM的先驱Everspin展示了1nm独立的DDR4兼容28nm MRAM产品。三星在28nm FDSOI中实现了1Gb嵌入式eMRAM。Global Foundries展示了一种能够在125C的温度下工作并具有600Oe的抗磁能力的器件。三星开发了一种能够在单个芯片中实现高速或高保留率的混合存储器的工艺。台积电的eMRAM支持-40至150C的磁屏蔽操作。此外,在其他会议上还有别的几篇与MRAM有关的论文,以及由IEDM和IEEE磁性学会联合主办的MRAM会议。
演示工业应用中可靠的1Gb独立自旋转扭矩磁存储器(STT-MRAM)
报告所属:Sanjeev Aggarwal, et al, Everspin Technologies, Inc.
Everspin长期以来一直是MRAM产品开发的领导者,展示了其28nm单机1Gb STT-MRAM芯片。本文描述了图1所示的具有28nm CMOS的1Gb 1.2V DDR4 STT-MRAM的产品化和优异的性能,其能够在-35C至110C的工业温度范围内使用。
图1. Everspin 40nm 1.5nm DDR3 256 Mb(顶部)和1.2V DDR4 28nm 1 Gb(底部)STT-MRAM产品的俯视图。
MRAM器件由两个BEOL金属层之间的磁性可编程电阻器实现,如图2所示。
图2.示意图,显示了1 Gb阵列中的pMTJ位以及芯片的BEOL金属化中的相邻逻辑区域的集成。
磁隧道结(MTJ)由具有高垂直磁各向异性的固定磁层,MgOx隧道势垒和自由磁层组成。施加临界电压后,自旋极化电子的电流通过MgOx隧穿势垒将自由层的极化翻转为平行或反平行磁状态,分别显示对读取电流的低电阻或高电阻。自由层可以针对不同的应用进行优化。在写入过程中,未观察到回跳或切换异常,这表明从-35C到110C的工业应用温度范围,切换可靠性的窗口很大。DIMM循环表明耐久性寿命大于2e11个循环周期。图3显示了温度对数据保存的影响,数据在85℃下可保存10年,而在100℃下仅保存3个月。
图3.一组1 Gb裸片的数据保留(DR)烘烤的失效时间与温度的关系。实线拟合表示在85°C下为10年的DR,在100°C下为3个月的DR。
采用28nm FDSOI技术的1 Gb高密度嵌入式STT-MRAM
报告所属:Lee等人,三星电子公司研发中心
基于已经发布的8Mb 28nm FD-SOI eMRAM产品,三星宣布推出其嵌入式1Gb产品,展示了从-40C到105C的读写操作。为了实现高性能和超过90%的稳定成品率,实现了温度补偿的写驱动器和写辅助器。实现了高达1e10循环周期,提升了耐用性,从而将eMRAM应用扩展到了eDRAM替代。为了能够更好的保证高产量,实施了2b ECC。MTJ堆栈基于MgO / CoFeB。在-40C至105C的工作时候的温度下,以1.0V的工作电压和50ns的读取脉冲,证明了在105C下可保存10年,并具有1e6次循环周期的续航能力。晶胞尺寸为0.036 um 2。MTJ堆栈工程使TMR超过200%,并提高了MTJ效率(保持力除以开关电流)。图4显示了MTJ单元阵列的垂直架构和TEM图片。
图4. MTJ单元阵列的垂直结构和TEM图像,其中底部电极触点(BEC)以28nm FDSOI逻辑工艺嵌入。
图5中的室温shmoo图显示了性能,显示了1.00V的产品规格VDD和50ns的读取脉冲。
图5. 1Gb芯片的Shmoo图与室温下读取条件的关系。
图6显示了具有10年数据保留温度和相应耐久性的生产不同产品的工艺的可调谐性。
图6.耐久性和10年数据保留温度特性之间的相关性。通过提高效率,可以在相同的耐久性周期下提高保留温度。
面向工业级MCU和IOT应用的22nm FD-SOI嵌入式MRAM技术
报告所属:B. Naik等人,GlobalFoundries
具有2b ECC的40Mb,0.8V嵌入式MRAM在-40°C至125°C的温度范围内实现了可靠的操作,具有5倍的焊料回流,400°C的BEOL流动性和1e6的耐力循环以及在105°C时600 Oe的备用磁体抗扰度达10年。高磁阻(MR)比(Rap-Rp)/ Rp,其中Rp是并联电阻或状态“ 0”,Rap是反并联电阻或状态“ 1”,其品质因数MR / s(Rp )电阻分布如图7所示。
图7 Rp和Rap的位单元电阻分布显示了28 s(Rp)的间隔。
图8显示了在37个 ticks时AP-> P和在28个 ticks时P-> AP的shmoo数据,在-40C时0.8V时200ns的写脉冲为200ns。
图8.在200ns写脉冲时,在37个 ticks处为AP-> P写shmoo,在28个 ticks中写P-> AP shmoo。
图9中示出了读取shmoo,其示出了在19ns读取脉冲下的操作。
图9.读取shmoo,显示在19ns处的读取操作。
预计在105C下10年的待机磁场抗扰度为600Oe。图10显示了10年抗扰性下的待机磁场与温度的关系。
图10.待机磁场抗扰度与温度的关系。
在激活模式下,500 Oe的抗磁性受到耐力极限的限制。
针对L4缓存应用程序的2 MB阵列级STT-MRAM流程和性能演示
报告所属:Juan G. Alzate等人,英特尔公司
显示了2 MB STT-MRAM阵列的L4缓存级应用程序性能和可靠性。这就要求在工业操作温度范围内具有高密度,高带宽和高耐久性。表I中显示了STT-MRAM的L4高速缓存应用程序所需的规范。
表I. L4缓存应用程序中STT-MRAM的目标规范。
要替换SRAM或eDRAM,需要大于256 GB /秒的带宽和大于10Mb / mm 2的阵列密度。如图11所示的密度要求限制了位单元的间距和访问晶体管的尺寸,因此限制了STT写入可用的最大电流,因此将数据保留时间在110°C的最高工作时候的温度下限制为“1秒”。
图12.固定位置失败(虚线)和随机失败(稳定)的允许BER的ECC计算与1Gb阵列失败概率(ECC不可纠正)相比,假定具有三重纠错(TEC)的128b字节(蓝色)或具有三次错误校正的512b字节双重错误校正(DEC)(橙色)。
55nm MTJ需要可靠的堆栈优化和反应离子蚀刻(RIE)工艺。发现有缺陷的故障会降低电阻和TMR的短路模式(硬性短路和软性短路)。融合了时间= 0时的失败位。可接受的WER电平和较短的写入脉冲需要使MTJ过驱动,受可用驱动电流和耐久性考虑因素的限制,如图13所示。
图13.写入电流分布受可用驱动电流和耐用性要求的限制,以及读取干扰的要求。
最小电流是读取干扰所需的电流,随着温度的降低而提高,因此读取干扰选定在测量温度为95℃下,能够最终靠1e7读取完整的字节来获取。图14中显示了NVM应用程序和经过优化的L4高速缓存设备(具有10ns写脉冲)缩放的MTJ的写错误率曲线,蓝色显示。
图14.不同设备的写入错误率(WER),以蓝色显示优化的L4缓存MTJ。
WER的关键条件是在-10°C,但是随着温度的升高,MJT变得更容易写入,而在更高的温度下VCC能够更好的降低。由于缺陷的热激活会导致MgO介电击穿,因此在105°C下进行了耐久性测试。
利用非易失性调制将STT-MRAM用于片上混合存储器的新型集成
报告所属:J.-H Park, et al, Semiconductor R&D Center, Samsung Electronics co. Ltd.
三星表示,如图15所示,在28nm FD-SOI逻辑中,单独的8 Mb芯片可以在不同的区域拥有高保留或高速STT-MRAM混合存储器。
图15.可以具有两个不同子区域的片上混合存储器的示意图,这些子区域具有调制的非易失性的MTJ阵列:I区具有宽松的非易失性以实现高速操作,II区具有严格的非易失性以实现高保留要求。
在220℃下显示保留10年。对于高速操作,对TMR,短故障概率,过载和写入错误率进行了改进。通过调整MTJ的垂直磁各向异性(PMA)的大小而无需修改沉积过程,可以控制选定区域的非挥发性。图16显示了10年的数据保留温度与MTJ开关电流的关系。
图16. 10年数据保留温度与MTJ开关电流的关系。
为了实现高速操作,需要宽的读写余量。在RA较低的情况下,通过最大程度地减少短路故障,能够最终靠提高TMR来提高读取余量。比较了两个不同的MTJ流程,流程A和流程B。更高的击穿电压(如图17所示),更低的开关电压,更大的读写之间电压余量和更紧密的分布可实现更大的写裕度。
图17.击穿电压与MTJ电阻的关系。
图18显示了分别与流程A和流程B的两种MTJ集成在一起的8Mb eMRAM宏的写shmoo图。对于较短的脉冲宽度条件,MTJ在流程A环境下通过,大幅度减少了的写入失败的几率。
图18.两种不同过程(过程A(a)和过程B(b))的室温写入shmoo图随脉冲宽度和位线电压的变化而变化。
通过在单个芯片中实现性能的高度可调多样性,就好像嵌入了多个异构存储器一样,高性能和高保留率的存储器都可以在同一芯片中实现,从而形成了混合存储器。这是通过调制PMA能量来控制MTJ的非易失性来完成的。
自旋传递扭矩MRAM具有可靠的2 ns写入能力,适用于末级高速缓存应用
报告所属:Hu, et al, IBM-Samsung MRAM Alliance
与低密度三端SOT(自旋轨道传输)设备相比,两端设备可靠的2 ns和3 ns切换,可为最后一级缓存(LLC)应用实现高速而密集的MRAM产品。使用49nm CD MTJ,在1e-6写入错误下限时,具有100%WER成品率的STT-MRAM实现了可靠的2 ns切换。
在图19中,对于两种不同的自由层设计Stack1和Stack2,在400°C退火60分钟时,开关电流随着脉冲宽度的减小而增加。
图19.具有不同自由层材料的两个堆叠的开关电流与脉冲宽度曲线,每个曲线都显示了热激活的较长脉冲宽度状态和进动开关状态的较短脉冲宽度。
对于10 ns及以上的长写入脉冲,开关会被热激活,但对于10 ns及以下的短脉冲,则处于进动切换状态,受电子自旋角动量守恒的支配。需要小于10ns的写入脉冲的LLC应用程序在自由层材料特性决定的进动切换机制中运行。较短的脉冲宽度会导致开关电流的急剧增加,WER斜率的下降和WER异常的发生,但这样一些问题都能够最终靠材料优化来解决。
用标称尺寸为49nm的自由层I型制造的254个器件的中值能垒Eb = 55kT,具有2 ns的写入脉冲,达到了要求的1e-6 WER基底,如图20所示。CD= 49nm的单个器件和2 ns的写入脉冲到达1e-11 WER底限。
图20(a)显示了WER与达到所需1e-6误差底限的写入电压的函数关系,并显示了2ns脉冲的形状和持续时间,FWHM为1.7ns。
在较小的36nm MTJ的测试中,以3ns写入脉冲测试的所有256个器件均达到1e-6误差基准,以2ns写入脉冲测试的256个器件中的242个达到W0操作的1e-6误差基准,228个达到了W1操作的误差基准。 观察到参考层WER异常,被称为回跳。
22nm STT-MRAM,用于回流和汽车用途,具有高良率,可靠性和抗电磁干扰性能以及屏蔽选项
报告所属: J. Gallagher, et al, Taiwan Semiconductor Manufacturing company
使用0.046 um 2的单元面积(容纳不同CD 的MTJ)来生产22nm的32Mb嵌入式STT-MRAM,以满足不同的保留和性能要求。该技术上的支持6倍的回流焊能力和-40C至150C的操作,数据保留时间超过10年。最新的工艺使每个晶片的中位t 0芯片位失效为零,这是由于主要改进是消除了MTJ短路缺陷。如图21所示,由于TMR随温度下降,在150°C下获得高产量的主要挑战是减小读取窗口。
图21在温度下TMR下降导致的读取窗口减少
由于磁性开关的随机性,因此使用写验证-写操作,其中第一个脉冲包含了较低幅度的写脉冲,以节省功率并最大程度地降低了耐力应力。如果多次低振幅发射未能成功完成写入,则可能需要最终的高振幅写入脉冲才能获得高良率。在25C下,一次成功写入所有单元,而在-40C下,0-15%的骰子有必要进行二次写入。通过六个模拟回流周期证明了回流焊的可靠性,这相当于在225°C下保持10年。由于耐久性在低温循环下具有最高的故障率,因此在-40°C下测试了1e6个写周期,因此产生的0.029 ppm的故障在ECC的1 ppm范围内。
图22显示100K周期后并行(Rp)或反并行(Rap)单元读取电流均无变化
如图23所示,读取干扰率在1e12周期内显示
图23显示的读干扰率在1e12周期内小于1ppm,这是位线偏置电压的函数。
磁抗性研究表明,分别在25°C,85°C和125°C下进行1100、750和600 Oe的10年暴露时,封装的MRAM阵列的待机误码率低于1ppm BER,如图24所示。
图24. BER低于1ppm的封装MRAM阵列,分别在25°C,85°C和125°C下10年暴露于1100、750和600 Oe。
封装内屏蔽用于防止3.5 kOe磁铁受到篡改。未屏蔽样品的故障率在约一秒钟后为 30%,而屏蔽部件在25℃80小时后的灵敏度小于1e6,故障率小于1 ppm。
CD较小的零件可用于更高的性能,折衷于回流焊功能,但在> 150C的温度下仍能保持10年以上的很高保质期。表II和III显示了0.038um 2单元的读写性能。表II示出了在125℃下的读取时间和电压shmoo,示出了6ns的读取周期。
表二。Shmoo显示了125C时的读取脉冲宽度和位线电压
表III显示了在-40C时进行多次编程的位线写入电压和编程脉冲宽度shmoo。较小的CD在-40°C下经过1e9个写入循环后,其耐久性优于1 ppm。
表III。Shmoo显示的位线写入电压具有脉冲宽度,可在– 40C下进行多次编程。